- 活動詳細說明
iPAS電磁相容中級工程師產學交流研習活動
經濟部為聚焦高附加價值人才,特規劃及辦理中級電磁相容工程師能力鑑定考試,除引領有意願者成為電磁相容產業不可或缺之專業人才外,也同時協助企業鑑定優質專業人員。
本次活動共分為二個階段,結合「電磁相容中級工程師能力鑑定考試」,提供考前輔導與複習活動,邀請學界著名講師,探討「高速數位電路設計」、「數位無線系統整合設計實務」兩大主軸,首先為實務上高速數位電路在設計上的電源完整性、訊號完整性問題及其影響,並能清楚改善之重點;其二為數位電路元件及模組之EMI測試結果,分析可能的設計問題並提出改善方向,及依系統整合測試之分析結果(如:EMC、
Platform Noise、TIS、Throughput等)提出改善方案,並對問題進行分析及提出產品設計修正方向等。
本活動邀請有意了解iPAS之企業代表及個人,透過免費參與活動+報考能力鑑定二階段活動,協助學員準備及參加iPAS電磁相容中級能力認證考試,或進一步擔任企業講師之重要任務,引領自身及所屬企業更多人員成為電磁相關領域所需的專業人才。
【第一階段:培育活動】
111/03/31(四)、04/07(四) 09:00~16:30 【線上直播活動】
時間
議題名稱
議題內容
09:00~10:30
高速數位電路設計
- 電源完整性(PI)
- 電源分配網路(PDN)之組成與目的
- 電源阻抗分析
- PCB 電源平面之共振效應分析
- 電源網路之去耦合設計分析
- PCB 材料特性
10:30~10:45
休息時間
10:45~12:00
- 訊號完整性(SI)
傳輸線之阻抗匹配技術串音(Crosstalk)分析(電感性、容性)
- 混合模態訊號傳輸基礎原理
13:00~14:30
- 訊號完整性(SI)
- 電路終接技術(如:串聯、並聯、RC、戴維寧、諾頓等)
- 眼圖基礎原理
PCB 傳輸線特性
14:30~14:45
- 休息時間
第二天04/07(四)
時間
議題名稱
議題內容
09:00~10:30
數位無線系統整合設計實務
- 數位電路之 EMI 設計與改善技術
- 系統雜訊(system noise)分析技術
- 數位電路模組或系統之 EMI 分析與改善技術 (PCB Layout、濾波、屏
蔽、 Cabling、機構接地等)
10:30~10:45
休息時間
10:45~12:00
- 數位電路與射頻電路之系統整合設計與效能改善技術
- 無線通訊產品之 EMC 設計規劃
13:00~14:30
- 數位電路與射頻電路之系統整合設計與效能改善技術
- 元件 EMI 雜訊對無線裝置之 TIS 與Throughput 影響分析與改善技術
14:30~14:45
休息時間
14:45~16:00
- PCB 設計技術
- PCB 佈局基本概念、疊構特性
- 電源規劃、分佈基本概念
- PCB 走線對電磁相容影響
【第二階段-電磁相容中級考試】考試時間:111年4月23日
- 活動對象:
iPAS電磁相容初級工程師能力鑑定獲證者(詳點選考試簡章) 有意願報考電磁相容中級工程師能力鑑定之企業員工或個人 有意開授電磁相容工程師能力鑑定課程之教師或企業內部講師
- 報名連結(參與考試者優先錄取):(點選報名)
報名截止至3/25,活動前三天發送課程連結,人數上限20人。
- 課程費用:活動及考試費用皆免費!!
- 主辦單位:經濟部工業局
- 執行單位:工業技術研究院、台灣電子連接產業協會
- 聯絡窗口:林珮芳小姐/03-5910002/ kate@teca.itri.org.tw
- 電源完整性(PI)